Size: a a a

2021 August 15

AS

Alexander Sudalin in ru_ASUTP
Да
источник

D

Dim in ru_ASUTP
т.е. нужен контроллер, где прием будет производится в длинный буфер
источник

D

Dim in ru_ASUTP
как и передача
источник

D

Dim in ru_ASUTP
при заполнении буфера должно срабатывать прерыввание
источник

AS

Alexander Sudalin in ru_ASUTP
Или понять что в сети может быть 1 мастер, а не три мастера, которые пытаются достучаться до слейва
источник

D

Dim in ru_ASUTP
а ловить каждый байт - это гиблое дело!
источник

D

Dim in ru_ASUTP
все три устройства равнозначны!
источник

AS

Alexander Sudalin in ru_ASUTP
Нет
источник

JB

Jury Belorusov in ru_ASUTP
Или намекнуть человеку про DMA, вот только толку не будет)
источник

D

Dim in ru_ASUTP
как это нет когда -да!
источник

D

Dim in ru_ASUTP
ты намекни про железку с этим ДМА
источник

D

Dim in ru_ASUTP
желательно по дешевле
источник

JB

Jury Belorusov in ru_ASUTP
Stm32)
источник

D

Dim in ru_ASUTP
а какой размер буфера под чтение и передачу?
источник

D

Dim in ru_ASUTP
что б я в него бросил и забыл)
источник

D

Dim in ru_ASUTP
и еще говорят что ардуина IDE c stm32 дружит
источник

D

Dim in ru_ASUTP
с блю пил в чатности
источник

AK

Anton Kirilenko in ru_ASUTP
это делается прерываниями. там всё просто.
источник

AP

Alexander Polikushin in ru_ASUTP
По порядку. Был вопрос про буфер RX Atmega. Так вот там FIFO буфер на 2 байта, плюс сдвиговый регистр на 1 байт
источник

AP

Alexander Polikushin in ru_ASUTP
Я про аппаратную реализацию
источник